|
发表于 2014-10-15 00:09:48
|
显示全部楼层
本帖最后由 shichen717 于 2014-10-15 00:31 编辑
ADC有一个表象公式,D=Vin/Vref*(2^N-1),楼主根据这个公式得到Vin=0时D与Vref无关。
但ADC本质上是一系列比较器。
任何形式的ADC,无论ΔΣ、双积分、多积分还是流水线,其最本质的模型仍然是逐次比较(逐次逼近SAR),换言之,这些形式是在不同应用场合下逐次比较型ADC的表现形式,例如低速高分辨率,或者高速低分辨率,而逐次比较(逐次逼近SAR)恰恰是中速中等分辨率。
逐次比较的意义在于Vin与Vref的1/2^n(n=0、1、2...N)逐次比较,当n接近N时,即接近ADC的最高分辨率时,ADC呈现出量化噪声,此时要求Vref的噪声不能高过此量化噪声,且与ADC本身量化噪声的叠加值不能高于1/2LSB,这是ADC的表象公式D=Vin/Vref*(2^N-1)成立的条件。
当Vref的噪声与ADC的量化噪声的叠加值高于1/2LSB时,表象公式不成立,即使Vin=0,输出的D也不会是0,而是呈现出Vref噪声与ADC噪声的叠加。
例如24位ΣΔADC的有效分辨率通常只有19.5位,剩余的4.5位都是叠加噪声。
表的位数越高,其ADC在一定带宽下的量化噪声越低,从而保证表呈现出更高的有效分辨率,此时对于Vref的处理也需更谨慎。
对于3458A这样的表,其内部的Vref的噪声在10PLC下确实无法达到0.01ppm(0.1μV),并可能与10PLC下ADC的量化噪声可比,甚至更高,同时量化噪声也远高于半个字(0.5e-8)。此时Vin=0时测量得到的噪声为ADC量化噪声和Vref噪声的叠加。
当然,对于位数低于6位半的表,例如5位半,在相同带宽下,通常Vref噪声均可以低于ADC量化噪声,输入短路时测量到的就是不同带宽(测量速度)下ADC自身的量化噪声。
综上,输入短路测量表的噪声在理论上没有问题,测量结果为ADC量化噪声、基准噪声以及调理电路噪声的叠加值,即表的噪声。
|
|